MIN-Fakultät
Fachbereich Informatik
TAMS
ASIC

BCDCalc

Layout (15k gif)
Eurochip'93
Fachbereichsmitteilung

Spezifikation

BCDCalc implementiert die Grundrechenarten mit Fließkommazahlen in BCD Arithmetik (Zahlenbereich +- 9.999 999 999 E 99).

Die Operatorpriorität und mehreren Klammerebenen werden über einen internen Stack implementiert.

Durch integrierte sieben-Segment Decoder und ein spezielles Ein-/Ausgabeschema mit Zeitmultiplex kann der Entwurf mit minimaler externer Beschaltung betrieben werden. Außerdem konnte so die Anzahl der Padzellen verringert werden.

Im Rahmen des VLSI-Entwurfsprojekts im WS'93/'94 entstanden zwei Taschenrechner CPUs, von denen eine gefertigt wurde.

Entwurfsvorgehen

Hochsprachenbeschreibung der Schaltung in Pascal
High-Level Synthese der Hardware mit MIM2SOLO / MIMOLA
Standardzell Layout mit SOLO1400

technische Information

ES2 Chipfläche Pads Tran. + Makrozellen
1.5µm CMOS, 2 Met. 44.13mm2 42 29000 2 ROM 651x19, RAM 256x4, RAM 8x10